目次:
定義-フェーズロックループ(PLL)とはどういう意味ですか?
位相ロックループ(PLL)は、入力/出力を常に互いに同相に保つ位相検出器と組み合わせた電圧/電流駆動発振器で構成される電子回路の一種です。 位相検出器の機能は、発振器の周期信号の位相を入力信号の位相と一致させ、発振器の位相がわずかにずれた場合に発振器を修正することです。 出力は入力にフィードバックされるため、これはフィードバックループと呼ばれます。
TechopediaがPhase-Locked Loop(PLL)について説明しています
位相ロックループは、リアルタイムの通信信号が特定の周波数でロックされるようにします。そうでない場合は、一定の比較とフィードバックによって周波数の修正を試みます。 PLLは、安定化装置、変調器、復調器、ノイズ除去器、および分周器として通信チャネルにあります。 これらは無線通信、特に振幅変調(AM)、周波数変調(FM)、位相変調(PM)で使用されます。 デジタル通信を処理できる集積回路(IC)の形式で最も一般的に設計されているPLLは、デジタルとアナログの両方の通信で最も重要なコンポーネントの1つです。 フェーズロックドループ周波数制御を利用する無線通信支援機器も、周波数合成されていると言われています。
