目次:
定義-スリーステートロジックの意味
スリーステートロジックは、電子回路で使用されるロジックで、3番目の状態である高インピーダンス状態が、ポートが存在できる元の1および0の論理状態に追加されます。この高インピーダンス状態は、回路、まるでそれの一部ではないかのように。 したがって、高インピーダンスの3番目の状態では、ポートからの出力は1でも0でもありませんが、ポートは存在しないように見えます。
スリーステートロジックは、トライステートロジックとも呼ばれます。
Techopediaはスリーステートロジックについて説明します
スリーステートロジックは、複数の回路が同じ出力またはバスラインを共有できるようにするために使用されますが、同時に複数のデバイスまたは回路をリッスンできない場合があります。 このように、高インピーダンス状態は、使用されていない回路をブロックするセレクターとして機能します。 前述したように、高インピーダンス状態の概念は、まるで接続されていないかのように、回路またはデバイスの影響を残りの回路から効果的に除去することです。 1つのデバイスを高インピーダンスにすることは、通常、同じリードに同じ方法で直接接続された他のデバイスとの短絡を防ぐために使用されます。これは、意図しない出力または入力を引き起こし、回路全体が誤動作します。
スリーステートロジックは、4000および7400シリーズのほとんどのバスドライバー、レジスタ、フリップフロップ、および他の多くのデバイスに実装されています。 スリーステートロジックは、マイクロプロセッサ、RAM、メモリなどの多くの集積回路、および周辺機器で使用される多くのチップで一般的に内部的に使用されます。 これらの多くは、出力リードまたはピンを高インピーダンス状態にするか、負荷を駆動するか、つまり標準1または0を出力するかを示すアクティブロー入力と呼ばれるものによって制御されます。